數字微反射鏡 DMD

Digital Micromirror Device,DMD
是光開關的一種,利用旋轉反射鏡實現光開關的開合,開閉時間稍長,為微秒量級。作用過程十分簡單,光從光纖中出來,射向DMD的反射鏡片,DMD打開的時候,光可經過對稱光路進入到另一端光纖;當DMD關閉的時候,即DMD的反射鏡產生一個小的旋轉,光經過反射后,無法進入對稱的另一端,也就達到了光開關關閉的效果。
DMD(數字微鏡器件)是一種由多個高速數字式光反射開光組成的陣列。DMD是由許多小型鋁制反射鏡面構成的,鏡片的多少由顯示分辨率決定,一個小鏡片對應一個像素。相對于TFT-LCD(液晶)的透射率低,對比度小,DMD的反射率高,對比度大。將物體成像于DMD器件上,通過DMD器件的像素級可控特性及其高速的翻轉頻率,再將每個像點依次掃描到探測器上,實現白天對可見光條件下物體的高速被動式點掃描成像。加入適當光源還可實現主動式掃描成像。
DLP產品采用的DLP技術原理簡介:每一個 DLP 芯片組的核心都有一個高反射鋁微鏡陣列,即數字微鏡器件 (DMD)。DMD 是一種電子輸入、光學輸出的微機電系統(tǒng) (MEMS),開發(fā)人員可借助該系統(tǒng)執(zhí)行高速、高效及可靠的空間光調制。采用 TI 成熟的半導體生產技術,每一個 DMD 都含有最多 200 萬個獨立控制的微鏡(構建于相應的 CMOS 存儲單元上)。在運行期間,DMD 控制器為每個基本存儲單元加載一個“1”或一個“0”。接下來會施加鏡像復位脈沖,這會引起每個微鏡靜電偏離大約一個鉸鏈,從而達到相應的 +/-12° 狀態(tài)。由于會受到兩個彈簧頂針的阻力而物理停止,這兩個有效狀態(tài)的偏離角度是可重復的。在投影系統(tǒng)中,+12° 狀態(tài)對應“開”像素,-12° 狀態(tài)對應“關”像素。通過對每個鏡片的開/關占空比進行編程來創(chuàng)建灰度圖形,并且可以多路復用多個光源以創(chuàng)建 RGB 全彩圖像。
?
數字微鏡器件是光開關的一種,利用旋轉反射鏡實現光開關的開合。Digital Micromirror Device,DMD是光開關的一種,利用旋轉反射鏡實現光開關的開合,開閉時間稍長,為微秒量級。作用過程十分簡單,光從光纖中出來,射向DMD的反射鏡片,DMD打開的時候,光可經過對稱光路進入到另一端光纖;當DMD關閉的時候,即DMD的反射鏡產生一個小的旋轉,光經過反射后,無法進入對稱的另一端,也就達到了光開關關閉的效果。
數字微鏡器件 (
DMD) 是 DLP 技術的核心部分,
DMD是光學半導體模塊,允許以數字方式對光進行處理和投影。結合光源和光學器件,
DMD可以實現在速度、精度和效率上遠超過其它空間光調制方式的二進制圖形。
DMD 的每個鏡片都可分別圍繞鉸接斜軸進行 +/- 12° 的偏轉。鏡片的偏轉(正極和負極)是通過更改底層 CMOS 控制電路和鏡片復位信號的二進制狀態(tài)進行單獨控制的,從而使其可以在 DLP 投影系統(tǒng)傾向光源(打開)或背離光源(關閉),在投影表面造成像素的或明或暗。
DLP技術應用廣泛,包括醫(yī)療成像、
光纖網絡、生命科學、光譜分析、光學測量和無掩模光刻。還有,共焦距顯微技術,全息數據存貯,結構照明,立體顯示等。
D4100 Key Specifications |
DMD Format |
0.7″ XGA |
0.95″ 1080P |
0.96″ WUXGA |
Wavelength |
|
|
VIS |
DMD Package |
Type A |
Type A |
Type A |
DMD Interface |
2 x LVDS |
2 x LVDS |
2 x LVDS |
Mirror Blocks |
16 |
16 |
16 |
Mirror Pitch |
13.68 um |
10.8 um |
10.8 um |
Reset and Settle Time |
13.4 us (est) |
13.4 us (est) |
13.4 us (est) |
Clock Rate |
400 MHz DDR |
400 MHz DDR |
400 MHz DDR |
Data Lines |
32 LVDS pairs |
64 LVDS pairs |
64 LVDS pairs |
Data Transfer |
25.6 Gbs |
51.2 Gbs |
51.2 Gbs |
Pattern Rates (binary/8-bit) |
22,727Hz/290hz |
10,638Hz/250Hz |
10,638Hz/250Hz |
Row Address |
Sequential Shift Register, Random Access, Single Line, & Global/Full Array |
Controller |
Xilinx Virtex 5 LX50 Application FPGA, USB 2.0, SODIMM (up to 4GB DDR2 SDRAM) |
Features |
Power Supply, Dual 120-pin EXP connectors, Mictor & JTAG Test/Debug Headers, Cypress 68013 USB Controller, SPI Flash, Remote DMD Board w/ Flex Cable |